PCIe 6.0 和 7.0 部署遭遇延误

PCIe6.0和7.0部署遭遇延误PCI特别兴趣小组(PCI-SIG)最近提供了未来PCIe协议的最新发展情况。随着PCIe7.00.5规范草案的发布,开发进度保持稳定,但PCIe6.0和7.0的合规计划均已推迟。PCIe6.0的最终规范于2022年初发布。次年,PCI-SIG发布了PCIe7.0的0.3版规范草案,以及6.0和7.0合规性计划的预计启动时间表,即每个标准的实际产品开始出现的时间点。2023年(上)和2024年(下)的PCIe标准发布路线图支持PCIe6.0的硬件最初定于今年3月进入企业市场,PCIe7.0将于2027年推出。然而,最近发布的一份关于PCIe7.00.5版规格的报告将这一计划推后了。现在,PCIe6.0的初步实时合规计划定于2024年第二季度开始(本月底结束),更高级的启动计划定于2025年。PCIe7.0的最终规格仍计划于2025年发布,但相应的实时合规计划已推迟到2028年。这些产品最初将用于数据中心,然后是工业、汽车、航空航天和军事应用,再往后是消费电子产品。任何一个环节的延误都可能导致整个路线图的倒退。新的PCI-SIG演示还包括有关标准升级到光纤连接的最新信息。上个月,新的CopperLink标准出台,旨在为数据中心建设者提供更多的布线选择。然而,越来越快的PCIe标准正在挑战当前布线技术的极限,PCI-SIG正在将光连接作为后继标准。光学PCIe标准的计划现在包括工程变更请求(ECR),它将增强但不会取代当前的电气层。ECR将于2024年12月定稿,光学标准将支持PCIe6.0和7.0。目前,大多数消费类PC都使用符合PCIe3.0或4.0标准的部件。迄今为止,最引人注目的PCIe5.0产品是固态硬盘,由于该标准的带宽为128GB/s,读取速度可达14GB/s。PCIe6.0的设计目标是将速度提高一倍,达到256GB/s,而PCIe7.0的目标是在x16通道上将速度再次提高一倍,达到512GB/s。新标准的其他增强功能包括四级脉冲幅度调制(PAM4)、轻量级前向纠错(FEC)、循环冗余校验(CRC)和流量控制单元(Flits)。...PC版:https://www.cnbeta.com.tw/articles/soft/1434838.htm手机版:https://m.cnbeta.com.tw/view/1434838.htm

相关推荐

封面图片

PCI-SIG确认PCIe Gen 5.0和6.0将使用新型CopprLink电缆

PCI-SIG确认PCIeGen5.0和6.0将使用新型CopprLink电缆PCI-SIG在SC23大会上强调PCIe技术是高性能计算的首选互连技术,成员演示PCIe技术并宣布新的PCIExpress电缆命名方案。PCI-SIG宣布PCIe内部和外部电缆的新命名方案为CopprLink。PCIe5.0和PCIe6.0内部和外部电缆规范目前正在开发中,预计将于2024年发布。PCI-SIG是拥有和管理作为开放式行业标准的PCI规范的联盟,其成员将在SC23的1401号展位展示PCIExpress(PCIe)技术演示。PCI-SIG邀请SC23参会者参观1401号展台,观看演示并进一步了解PCIe技术生态系统。演示将突出PCIe技术作为高性能计算(HPC)应用首选高速I/O互连技术的作用。参加演示的公司包括AsteraLabs、DolphinInterconnectSolutions、Synopsys和Tektronix。此次演示的重点是高性能计算应用,因此CopprLink应瞄准接口,我们可能会关注接口电缆而不是电源电缆,以便为下一代平台上的各种设备提供最佳传输带宽。PCIe6.0平台的传输速率将翻一番,从32GT/s(5.0代)提高到64GT/s(6.0代)。新标准还有望在x16通道链路上提供256GB/s的带宽。如果CopprLink与电源接口电缆有关,那么PCI-SIG将努力解决在设计当前12VHPWRGen5.0标准时遇到的一些问题。虽然随着12V-2x6标准的发布,设计逐渐得到优化,但似乎仍有改进的余地,尤其是考虑到未来的PCIeGen6.0硬件。期待在未来几个月内了解CopprLinkPCIeGen5.0和Gen6.0电缆的更多详情。...PC版:https://www.cnbeta.com.tw/articles/soft/1397159.htm手机版:https://m.cnbeta.com.tw/view/1397159.htm

封面图片

PCI-SIG完成CopprLink布线标准 PCIe 5.0和6.0实现有线化

PCI-SIG完成CopprLink布线标准PCIe5.0和6.0实现有线化今天上午,PCI-SIG传来消息,该特别兴趣小组已经完成了新的PCI-Express布线标准CopprLink的开发工作。CopprLink为最新PCIe标准定义了内部和外部铜缆布线,旨在与PCIe5.0和PCIe6.0配合使用,使系统供应商和装配商能够使用电线连接系统内的设备,甚至是对应整个系统。PC版:https://www.cnbeta.com.tw/articles/soft/1429322.htm手机版:https://m.cnbeta.com.tw/view/1429322.htm

封面图片

PCIe 6.0还没用上PCIe 7.0这就来了 x16速度高达512GB/s

PCIe6.0还没用上PCIe7.0这就来了x16速度高达512GB/s事实上,去年PCIe6.0正本签署后,就加快了PCIe7.0标准制定的步伐。根据草案披露的信息,PCIe7.0将沿用6.0的PAM4调制信令,编码模式为1b/1b,向下兼容之前所有的PCIe版本。不过,PCIe7.0时间还尚早,v1.0正本最快2025年签署,广泛应用要等到2027年。至于PCIe6.0,也要等到明年开始商用推广。此前,PCIe3.0到4.0间隔了长达6年时间,从4.0后,PCI-SIG组织基本保持每两年一迭代的速度。...PC版:https://www.cnbeta.com.tw/articles/soft/1365205.htm手机版:https://m.cnbeta.com.tw/view/1365205.htm

封面图片

定制数据中心通过基于光纤的PCIe 6.0规范实现64 GT/s速率

定制数据中心通过基于光纤的PCIe6.0规范实现64GT/s速率上月底,NubisCommunications和AlphawaveSemi公司的一个定制数据中心展示了PCIe6.0连接,其理论带宽达到了64GT/s。该性能是PCIe5.0数据传输速率的两倍,PCIe5.0最近开始出现在最新的消费类个人电脑中。在上周举行的DesignCon2024大会上,Tektronix公司展台展示了采用PiCORE控制器IP和PipeCOREPHY的AlphawavePCIe子系统,该系统通过NubisXT1600线性光学引擎以前所未有的速度收发数据。该测试使用了光链路,演示者声称,光链路在更远的距离上也能保持与铜缆相同的带宽。Nubis引擎支持16条PCIe6.0通道或以太网光纤连接,每通道速度为100Gb/s。带宽的增加可使两家公司利用多个节点构建越来越大的人工智能和机器学习服务器。两年前,当PCI-SIG发布最终PCIe6.0规范时,它曾表示下一代连接将首先在企业、工业、汽车、军事和航空航天领域出现,因为消费者将逐步获得用于内存和存储的PCIe5.0组件。到目前为止,一切都在按计划进行。消费类个人电脑在几年内都不会采用PCIe6.0规范。该联盟目前正在制定PCIe7.0规范。去年出现的早期草案承诺将数据传输速率再次提高一倍,达到128GT/s,实现512GB/s的双向x16吞吐量。除了人工智能和机器学习,其最初的应用可能还包括800G以太网、云计算、量子计算、超大规模数据中心和高性能计算。Alphawave和TeledyneLeCroy在DesignCon上使用前者基于DSP的串行器-解串器和后者的WaveMaster8650HD65GHz、12位高清示波器演示了PCIe7.0的相关方法。该演示对即将推出的规范进行了发射机抖动、脉冲响应和信噪比失真测试。该联盟预计在2025年发布最终的PCIe7.0规范。支持PCIe7.0的硬件可能会在2027年或2028年出现。至于消费类个人电脑何时能使用它,目前还不得而知。...PC版:https://www.cnbeta.com.tw/articles/soft/1416645.htm手机版:https://m.cnbeta.com.tw/view/1416645.htm

封面图片

PCIe 7.0首次引入光学部件 满血带宽高达512GB/s

PCIe7.0首次引入光学部件满血带宽高达512GB/s但是到了这里,传统思路已经基本走到了尽头,想继续提升极为困难。PCIG-SIGDevCon2024开发者大会上,Cadence全球首次展示了PCIe7.0的全新方向,加入自己独有的光学连接方案,在一个真实、低延迟、无需重定时、线性光学连接的系统中,跑出了128GT/s的收发速率。这就意味着,它的x16双向带宽可达512GB/s,继续翻番。眼图演示,整个系统表现出了完美的信号完整性、平滑性。其实在去年8月,PCI-SIG组织就成立了专门的光学工作组,研究基于光学接口的PCIe新标准,但尚未确定PCIe7.0是否一定采用光学方案。毕竟,向下兼容可是PCIe一直以来的优秀传统。...PC版:https://www.cnbeta.com.tw/articles/soft/1435071.htm手机版:https://m.cnbeta.com.tw/view/1435071.htm

封面图片

PCIe 7.0规范 v0.5已发布 明年发布完整版本

PCIe7.0规范v0.5已发布明年发布完整版本今天发布的PCIe7.0v0.5规范继承了去年夏天发布的初始规范(v0.3)。根据PCI-SIG的规定,PCIExpress7.0的亮点包括:-通过x16配置提供128GT/s原始比特率和高达512GB/s的双向速度-采用PAM4(4级脉冲幅度调制)信令-专注于通道参数和覆盖范围-继续提供低延迟和高可靠性目标-提高能效-保持与所有前几代PCIe技术的向后兼容性PCIe7.0的巨大带宽对于未来的人工智能加速器、800G以上的以太网以及不断增长的高性能计算和超大规模服务器的需求都非常重要。有关PCIe7.0v0.5规范的更多详细信息,请访问PCISIG.com。...PC版:https://www.cnbeta.com.tw/articles/soft/1425963.htm手机版:https://m.cnbeta.com.tw/view/1425963.htm

🔍 发送关键词来寻找群组、频道或视频。

启动SOSO机器人