瑞萨电子推出第一代 32 位 RISC-V CPU 内核
瑞萨电子推出第一代32位RISC-VCPU内核11月30日,瑞萨电子(Renesas)宣布成功设计、测试并推出基于开放标准RISC-V指令集架构(ISA)的32位CPU内核,CoreMark/MHz性能达到了惊人的3.27,可提高性能的扩展,同时减少代码量,将面向物联网、消费电子、医疗保健和工业系统打造了一个开放、灵活的平台。瑞萨电子计划于2024年一季度推出首款基于RISC-V的MCU及相关开发工具,届时将公布全新MCU产品的详细信息。
在Telegram中查看相关推荐
🔍 发送关键词来寻找群组、频道或视频。
启动SOSO机器人