三星晶圆代工厂最新消息:2nm工艺6月亮相 第二代SF3 3nm今年投产

三星晶圆代工厂最新消息:2nm工艺6月亮相 第二代SF3 3nm今年投产 SF2 将于六月亮相三星计划在 6 月 19 日举行的 2024 年超大规模集成电路研讨会(VLSI Symposium 2024)上披露其 SF2 制造技术的关键细节。这将是该公司基于全栅极(GAA)多桥沟道场效应晶体管(MBCFET)的第二个主要工艺节点。与前代产品相比,SF2 将采用"独特的外延和集成工艺",这将使该工艺节点比基于 FinFET 的传统节点具有更高的性能和更低的漏电率(尽管三星并未透露与之比较的具体节点)。三星表示,SF2 使 N 型和 P 型窄晶体管的性能分别提高了 29% 和 46% ,使宽晶体管的性能分别提高了 11% 和 23%。此外,与 FinFET 技术相比,它还将晶体管的全局变化减少了 26%,并将产品漏电率降低了约 50%。该工艺还通过加强与客户的设计技术合作优化 (DTCO) 为未来的技术进步奠定了基础。在 SF2 的背景下,三星没有提到的一点是背面电源传输,因此至少目前没有迹象表明三星将在 SF2 上采用这种下一代电源路由功能。三星表示,SF2 的设计基础架构(PDK、EDA 工具和授权 IP)将于 2024 年第二季度完成。一旦完成,三星的芯片开发合作伙伴就可以开始为这一生产节点设计产品。同时,三星已经开始与 Arm 合作,针对 SF2 工艺共同优化 Arm 的 Cortex 内核。SF3:2024 年下半年有望实现作为首家推出基于 GAAFET 节点的工厂,三星一直处于芯片制造的最前沿。但与此同时,这也意味着他们是第一个遇到并解决如此重大的晶体管设计变更所带来的不可避免的磨合问题的工厂。因此,虽然三星的第一代 SF3E 工艺技术已经投产不到两年时间,但迄今为止公开披露的采用该工艺制造的芯片都是相对较小的加密货币挖矿芯片这正是在新工艺节点上表现出色的流水线部件。有了这些经验,三星正准备利用 GAAFET 制作更大更好的芯片。作为其财报公告的一部分,该公司已确认其去年推出的更新 SF3 节点仍将按计划于 2024 年下半年投入生产。SF3 从一开始就是一个更加成熟的产品,准备用于制造更大的处理器,包括数据中心产品。与它的前身 SF4 相比,SF3 承诺在相同功耗和晶体管数量下性能提升 22%,或在相同频率和复杂度下功耗降低 34%,逻辑面积减少 21%。总体而言,三星对这项技术寄予厚望,因为这一代 3nm 级技术有望与台积电的 N3B 和 N3E 节点相抗衡。SF4:准备进行 3D 堆叠最后,三星还在准备将其最终 FinFET 技术节点 SF4 的一个变体用于 3D 芯片堆叠。随着晶体管密度的提高不断放缓,三维芯片堆叠已成为不断提高整体芯片性能的一种方法,尤其是在现代多层处理器设计中。有关该节点的详细信息还很有限,但三星似乎正在做出一些改变,以考虑/优化在三维堆叠设计中使用 SF4 芯片的情况,在这种设计中,芯片需要能够上下层通信。根据该公司的第一季度财务报告,三星预计将在本季度(第二季度)完成堆叠芯片 SF4 变体的准备工作。 ... PC版: 手机版:

相关推荐

封面图片

三星:2025年量产2nm工艺 2027年挺进1.4nm

三星:2025年量产2nm工艺 2027年挺进1.4nm 据悉,三星第一代2nm工艺SF2将于明年准备就绪,最先进的2nm工艺节点SF2Z将于2027年量产商用,它采用先进的后端供电网络(BSPDN)技术,可以提高电源效率。值得注意的是,三星2nm工艺进一步完善了多桥-通道场效应晶体管(MBCFET)架构,具有独特的外延和集成工艺,与基于FinFET的工艺技术相比,晶体管性能提升了11%-46%,可变性降低26%,同时漏电降低约50%。值得注意的是,在今年2月,三星宣布与Arm展开合作,提供基于最新的GAA晶体管技术,优化下一代Arm Cortex-X/Cortex-A CPU内核,尽可能地提高了性能和效率。 ... PC版: 手机版:

封面图片

三星电子今日宣布,其已开始用 3nm 工艺节点来制造 GAA 环栅晶体管芯片。可知与 5nm 工艺相比,优化后的 3nm 工艺可

三星电子今日宣布,其已开始用 3nm 工艺节点来制造 GAA 环栅晶体管芯片。可知与 5nm 工艺相比,优化后的 3nm 工艺可在收缩 16% 面积的同时,降低 45% 的功耗并提升 23% 的性能。 #抽屉IT

封面图片

【业内人士:台积电获得多家芯片供应商的3nm订单承诺】台积电的 3nm 工艺仍将采用 FinFET 晶体管的结构,而三星的 3n

【业内人士:台积电获得多家芯片供应商的3nm订单承诺】台积电的 3nm 工艺仍将采用 FinFET 晶体管的结构,而三星的 3nm 节点采用GAA晶体管架构。三星甚至领先于台积电,将 3nm 工艺技术转向量产,但尚未吸引主要芯片供应商的订单。 #抽屉IT

封面图片

三星目标2025年量产2nm工艺 期待获得显著的性能和效率提升

三星目标2025年量产2nm工艺 期待获得显著的性能和效率提升 据Business Korea报道,三星将在今年6月16日至20日举行的“VLSI Symposium 2024”上发表一篇关于2nm(SF2)工艺中应用第三代GAA(Gate-All-Around)晶体管工艺技术特性的论文,并带来更多关键细节。三星称,新工艺将进一步完善多桥-通道场效应晶体管(MBCFET)架构,具有独特的外延和集成工艺。与基于FinFET的工艺技术相比,晶体管性能提升了11%至46%,可变性降低26%,同时漏电降低约50%。按照三星的规划,SF2的技术开发工作将于2024年第二季度完成,届时其芯片合作伙伴将可以选择在该制程节点设计产品。三星的努力不仅仅在突破技术界限上,过去一段时间里正不断加强2nm工艺生态系统的建设,已经拥有50多个合作伙伴。今年2月,三星宣布与Arm展开合作,提供基于最新的GAA晶体管技术,优化下一代Arm Cortex-X/Cortex-A CPU内核,尽可能地提高了性能和效率,以将用户体验提升到一个新的水平。与此同时,三星还计划推出第三代3nm工艺,继续提高密度并降低功耗,另外还需要继续提升良品率。三星初代3nm工艺很难说得上成功,传闻早期的良品率仅为20%,主要用于生产加密货币使用的芯片,缺乏大客户的订单支持。 ... PC版: 手机版:

封面图片

三星晶圆代工厂正在试产第二代SF3工艺

三星晶圆代工厂正在试产第二代SF3工艺 "(代工厂)目前正在测试芯片的性能和可靠性,三星的目标是在未来 6 个月内实现 3 纳米第二代工艺 60% 以上的良品率,这也是公司内部设定的目标"。文章提到了英伟达(NVIDIA)、高通(Qualcomm)和 AMD 等公司要吸引这些知名客户离开台积电,还需要付出很大的努力。据报道,三星正在确保内部使用的首批产品内部消息称第二代 3 纳米工艺与即将推出的应用处理器(AP)有关。这个面向可穿戴设备的单元预计将驱动第七代 Galaxy 手表。根据第二代 SF3 在 Galaxy Watch 7 型号中的表现,该生产节点可能会获得公司 LSI 部门的认可,作为其 Exynos 2500 移动 SoC 的技术基础。据信,这款即将推出的基于 ARM 的处理器将在 2025 年的 Galaxy S25 智能手机系列中首次亮相。报道称,高通公司(Qualcomm)是该公司的主要目标客户,但要想从台积电的主导地位中夺回这家无晶圆厂制造商的份额并不容易。三星的 Galaxy S24系列也将采用台积电 N4P 4 纳米工艺制造的骁龙 8 Gen 3 芯片。 ... PC版: 手机版:

封面图片

三星最先进的2nm半导体工艺可能只是改名后的第二代3nm节点

三星最先进的2nm半导体工艺可能只是改名后的第二代3nm节点 据报道,一位来自无晶圆厂半导体行业的不愿透露姓名的官员向 ZDNet 透露,公司更名已经确定,同时还提到合同是最近才写好的。"我们已接到三星电子的通知,他们将把第二代 3 纳米技术更名为 2 纳米技术。去年,三星电子晶圆代工厂签订的第二代 3 纳米技术合同也更名为 2 纳米技术,最近合同又被改写了。"三星最近还为一家名为 Preferred Networks (PFN)的日本初创公司完成了一份 2 纳米订单。虽然人们认为这家韩国巨头在 2nm 工艺竞赛中领先于台积电,但最新的报道称,已完成的订单实际上是该制造商第二代 3nm 晶圆所制造的,目前尚不清楚 PFN 是否知道这一更名。高通公司最近还要求三星和台积电提供其 2nm 样品,很可能是用于即将推出的骁龙 8 Gen 5,但芯片组制造商有可能正在评估 3nm SoC,而不是 2nm SoC。这位业内官员还表示,之所以更改名称,是因为通过优化缩小了晶体管尺寸。虽然他说三星可能是出于营销策略的转变而选择了这一改变,但技术的实际效果才是真正的关键。 ... PC版: 手机版:

🔍 发送关键词来寻找群组、频道或视频。

启动SOSO机器人