传输速率至高 512GB/s,Synopsys 推出业界首个 PCIe 7.0 完整 IP 解决方案

传输速率至高 512GB/s,Synopsys 推出业界首个 PCIe 7.0 完整 IP 解决方案 Synopsys 的 IP 解决方案可在 x16 链路配置下实现至高 512GB/s 的双向安全数据传输,缓解多个 AI 算力设备间的互联带宽瓶颈。 提示:

相关推荐

封面图片

PCIe 7.0首次引入光学部件 满血带宽高达512GB/s

PCIe 7.0首次引入光学部件 满血带宽高达512GB/s 但是到了这里,传统思路已经基本走到了尽头,想继续提升极为困难。PCIG-SIG DevCon 2024开发者大会上,Cadence全球首次展示了PCIe 7.0的全新方向,加入自己独有的光学连接方案,在一个真实、低延迟、无需重定时、线性光学连接的系统中,跑出了128GT/s的收发速率。这就意味着,它的x16双向带宽可达512GB/s,继续翻番。眼图演示,整个系统表现出了完美的信号完整性、平滑性。其实在去年8月,PCI-SIG组织就成立了专门的光学工作组,研究基于光学接口的PCIe新标准,但尚未确定PCIe 7.0是否一定采用光学方案。毕竟,向下兼容可是PCIe一直以来的优秀传统。 ... PC版: 手机版:

封面图片

Rambus推出前沿PCIe 7.0 IP产品组合 聚焦人工智能应用

Rambus推出前沿PCIe 7.0 IP产品组合 聚焦人工智能应用 据官方新闻稿描述,人工智能(AI)和高性能计算(HPC)领域的持续创新需要能够处理前所未有的数据负载的尖端硬件基础设施。为了克服这些挑战,Rambus宣布推出PCI Express(PCIe)7.0 IP产品组合,其中包括一整套IP解决方案,包括PCIe 7.0 控制器旨在提供下一代人工智能和高性能计算应用所需的高带宽、低延迟和强大性能PCIe 7.0 Retimer 用于信号再生的高度优化、低延迟数据路径PCIe 7.0 多端口交换机,具有物理感知功能,支持多种架构XpressAGENT 使客户能够快速推出首款芯片Rambus 控制器 IP 的主要功能包括支持 PCIe 7.0 规范,包括 128 GT/s 数据传输速率实施低延迟前向纠错 (FEC),提高链路稳健性支持固定大小的 FLIT,实现高带宽效率向后兼容 PCIe 6.0、5.0、4.0 等。通过 IDE 引擎实现安全性支持 AMBA AXI 互连Rambus Retimer IP 的主要功能包括支持 PCIe 7.0 规范 x2 至 x16 通道预集成 Xpress Agent 调试分析 IP具有自适应行为的高度可配置均衡算法电源模式和智能时钟门控可实现对控制器 IP 的最佳管理Rambus PCIe XpressAGENT 的主要功能包括用于 PCIe 控制器、重定时器和交换机 IP 的非侵入式智能 IP 内调试/逻辑分析仪,可实现快速的首批芯片调试可与任何符合 PIPE 标准的 SerDes 集成通过与 CPU 无关的 API,在本地或远程统一访问 PHY、MAC 和链路层通过远程访问为现场产品提供预先监控和诊断功能除 PCIe IP 产品组合外,Rambus 还为 HBM、CXL、GDDR、LPDDR 和 MIPI 提供业界领先的接口 IP。 ... PC版: 手机版:

封面图片

铠侠发布业界首款车载UFS 4.0嵌入式闪存 最高512GB容量

铠侠发布业界首款车载UFS 4.0嵌入式闪存 最高512GB容量 铠侠表示,新产品采用了小型封装,提供快速的嵌入式存储传输速度,适用于多种新一代车载应用,诸如车载远程信息处理系统、信息娱乐系统以及ADAS系统。铠侠称,新款内存顺序读取速度提升约100%,顺序写入速度也提升约40%,提升幅度明显。由于性能的提升,相关应用能够更好地利用5G连接的优势,带来更快的系统启动速度和更优质的用户体验。这次发布的新型UFS 4.0设备将BiCS FLASH 3D闪存和控制器集成在JEDEC标准封装中,其中UFS 4.0采用MIPI M-PHY 5.0和UniPro2.0技术,支持每条通道高达23.2Gbps或每个设备高达46.4Gbps的理论接口速度,同样能够兼容UFS 3.1。此外,新产品支持高速链路启动序列(HS-LSS)功能,设备和主机之间的传输链路启动(M-PHY和UniPro初始化序列)能够以快于传统UFS的HS-G1 Rate A(1248Mbps)执行。与传统方法相比,预计这将使链路启动时间缩短约70%。 ... PC版: 手机版:

封面图片

ℹ英特尔推出全新 Thunderbolt™ Share 软体解决方案实现PC间高速传输#

ℹ英特尔推出全新 Thunderbolt™ Share 软体解决方案实现PC间高速传输# Thunderbolt™ Share 由独特的 Thunderbolt networking 功能来实现,这使得使用者能够简单且高效地在两...

封面图片

英特尔解决 PCIe 6 发热问题的办法是通过驱动程序控制总线速度

英特尔解决 PCIe 6 发热问题的办法是通过驱动程序控制总线速度 核心问题在于 PCIe 不断提高的速度要求更好的信号完整性和更低的信号损耗。要做到这一点,往往需要更高的时钟、更大的功率和编码优化,而所有这些都会产生额外的热量。以 PCIe 5.0 固态硬盘为例。它们的传输速率为 32GT/s(是 PCIe 4.0 的两倍),因此经常需要专用的冷却解决方案来在持续负载下散热。英特尔的这款驱动程序已经开发了一年多,当温度过高时,Linux 可以选择性地降低 PCIe 链接速度。它为每个 PCIe 端口注册了一个"冷却设备"状态,允许调整链路速度。降低 PCIe 链路速度有助于减轻热运行的 GPU、SSD 和其他外设带来的热压力。英特尔工程师 Ilpo Järvinen 在最新的补丁说明中写道:"该系列仅增加了对控制 PCIe 链路速度的支持。"控制 PCIe 链路宽度可能也很有用,但目前看来,在 PCIe 6.0(L0p)之前还没有这方面的机制,因此本系列没有增加链路宽度节流功能。"如你所见,无法调整链接宽度是目前还未解决的限制,但英特尔也在关注并计划实现这一功能。目前,新的 Linux 驱动程序只专注于链路速度节流,以缓解散热问题。这是一个简单直接的软件解决方案,可以解决 PCIe 速度越来越快所带来的热量问题。通过让操作系统自动降低每个端口的链路速率,它提供了一种在负载情况下动态优化散热的方法。虽然该驱动程序最初似乎主要针对服务器,但事实证明,这项技术对台式机和移动系统也非常有用。例如,如果运行温度过高,x16 GPU 链路可以暂时降到 x8 模式。当然,这意味着带宽减少,可能会影响硬件性能。去年,PCI-SIG 联盟向成员发布了PCIe 7.0的首个 0.3 审查规范草案。虽然细节还很少,但该公告证实了 PCIe 的发展正在按计划进行,7.0 将把 6.0 的带宽提高一倍,通过 x16 链路达到惊人的 512GB/s 吞吐量。我们不难相信,即将推出的标准将需要更强的冷却能力。随着英特尔工程师不断完善热节流技术的实施,新的 PCIe 带宽控制器驱动程序迄今已经历了五次修订。虽然还没有最终确定,但很可能会在明年左右采用。 ... PC版: 手机版:

封面图片

【芯动科技发布国产首个物理层兼容UCIe国际标准的Chiplet解决方案】

【芯动科技发布国产首个物理层兼容UCIe国际标准的Chiplet解决方案】 4月13日消息,中国一站式IP和芯片定制及GPU赋能型企业芯动科技宣布,率先推出国产自主研发物理层兼容UCIe标准的IP解决方案Innolink Chiplet。 Chiplet技术的核心是多芯粒(Die to Die)互联,利用更短距离、更低功耗、更高密度的芯片裸die间连接方式,突破单晶片(monolithic)的性能和良率瓶颈,降低较大规模芯片的开发时间、成本和风险,实现异构复杂高性能SoC的集成。

🔍 发送关键词来寻找群组、频道或视频。

启动SOSO机器人