三星最新芯片路线图:工艺、封装和存储

三星最新芯片路线图:工艺、封装和存储 三星在此次活动中发布的重点是其 SF2Z 工艺节点的路线图。其中,“SF”代表三星代工厂,“2”代表 2nm 级,Z 代表背面供电。SF2Z 将是集成该代 Gate-All-Around 技术(三星称之为 MBCFET)的节点,然后是 BSPDN,以提高性能和能效。在本文,我们将会深入讨论一些细节,但这里的关键日期是 2027 年三星预计将在 SF2Z 时进行量产。这将是在该公司量产许多其他 SF2 级节点之后。SF1.4,也就是更早的节点,也将于 2027 年开始风险生产。三星代工厂:扩张鉴于《CHIPS法案》资金将流向三星,确定三星设施所在地至关重要。三星的大部分传统和前沿技术都位于韩国,分布在三个城市:器兴,6号线,65nm-350nm:传感器,电源IC器兴,S1 线,8nm:智能手机、数据中心、汽车华城,S3线,3nm-10nm平泽 S5 线 1 期 + 2 期平泽S5号线三期建设中三星在美国也有两个工厂:奥斯汀(德克萨斯州),S2 线,14nm-65nm:智能手机、数据中心、汽车泰勒(德克萨斯州),宣布新建 4 座晶圆厂,可容纳 10 座。将包括 SF2、SF4、FDSOI、封装三星目前的封装设施位于韩国,但同时也拥有全球 OSAT 合作伙伴的巨大影响力。泰勒的扩张计划将成为该公司在韩国境外进行的最大规模扩张,计划为任何美国企业提供现场全面运营,而无需借助亚洲。制造技术路线图与其他代工厂一样,三星依靠一系列主要的系列工艺节点,从中衍生出许多变体。在这种情况下,主节点是 SF4 和 SF2。SF4 系列:FinFET2021:SF4E(E = Early)2022 年:SF42023 年:SF4P(P = Performance, for Smartphone)2024 年:SF4X(X = Extreme, for HPC/AI)2025 年:SF4A、SF4U(Automotive, U = Ultr)三星的 SF4 仍然是 FinFET 节点,事实证明,在智能手机芯片组和大量想要尖端技术的 AI 初创公司中,它非常受欢迎。SF4P 主要针对智能手机领域,泄漏比 SF4 低,而 SF4X 则是大多数 AI 和 HPC 用户最终会选择的产品。对于任何在 2024/2025 年寻找中端 GPU 的人来说,如果它们采用三星制造,那么 SF4X 是您的最佳选择。由于汽车节点要求更高,三星通常会推出其技术的汽车专用版本,这就是 SF4A 的作用所在。SF4U,虽然被称为 Ultra,但旨在成为 SF4P 的更高价值版本,展示了针对智能手机芯片组制造商的更高端战略,这些制造商希望获得节点改进的好处,但同时又具有略微更大的余量和有效生产。SF2 系列:MCBFET (GAA)2022 年:SF3E2024 年:SF32025 年:SF22026 年:SF2P、SF2X2027 年:SF2A、SF2Z所以这可能会有点令人困惑。三星代工厂宣布,它是第一个使用 SF3E 节点生产 GAA 技术的公司恰当地命名为“early”。据我们所知,虽然自 2022 年以来已投入量产,但它纯粹是一个内部节点,旨在帮助开发该技术。英特尔直到 2025 年的 20A/18A 节点才会推出 GAA,而台积电也在考虑在类似的时间范围内推出 N2。这两家公司都希望迅速将其推向市场,而不是像三星那样提前发布公告。SF3 是第二代 GAA,已于 2024 年投入量产。这可能会有所回升,但第三代 SF2 将大力向客户推销。关注三星的用户可能会注意到,命名方案中从 SF3 到 SF2 的转变有点奇怪 - 这实际上意味着三星已将其 SF3P 及以后的系列更名为 SF2,可能更符合三星竞争对手使用的命名。争论的焦点一如既往地是竞争对齐,但真正的客户确实知道性能如何,无论节点名称如何。2026 年,我们将看到智能手机 (SF2P) 和 GAA 的 AI/HPC 变体 (SF2X) 的大规模生产,在这里,我们将非常密切地遵循 SF4 系列的战略。2027 年,我们将获得该汽车变体,但 SF2Z 将 BSPDN 带到了谈判桌上。从活动中的讨论来看,2027 年对于 SF2Z 来说是一个大规模生产日期,而不仅仅是风险生产的理想日期。这意味着 SF2Z 的风险生产将于 2026 年底或 2027 年初开始,首先在韩国,然后在适当的时候转移到美国。值得注意的是,三星预计 GAA 功率改进的节奏将比 FinFET 更快 - 幻灯片中的一张显示平面晶体管功率(14nm 之前)每年趋势为 0.8 倍,而在 FinFET 期间趋势为 0.85 倍/年。三星预计 GAA 将通过 GAA / MCBFET 将这些改进恢复到每年 0.8 倍。内存路线图三星热衷于强调其在内存生态系统中的地位主要是作为第一大供应商。该公司展示了其自 1992 年以来一直占据 DRAM 第一的位置,目前市场份额为 41%;自 2002 年以来一直占据 NAND 第一的位置,目前市场份额为 32%;自 2006 年以来一直占据 SSD 第一的位置,目前市场份额为 37%。三星将市场视为金字塔。Tier 1: SRAMTier 2: LLCTier 3: HBM3E / HBM4Tier 4: LPDDR6 / LPDDR5X-PIM / LPCAMMTier 5: CMM-D (C)Tier 6: PBSD / CXL-H (C)我发现这本身就很有趣,因为它展示了三星正在研究的一些即将推出的技术。我们知道内存标准会随着时间的推移而改进,例如从 HBM3 到 HBM4,或者从 LPDDR5 到 LPDDR6,但这里显示三星正在通过其 LPDDR5X 产品线实现内存处理。内存处理是三星多年来一直在谈论的事情,最初专注于 HBM 堆栈,并与 AMD Xilinx FPGA 或定制芯片配置合作使用。它即将出现在 LPDDR5X 的变体上,这一事实意义重大,特别是如果这意味着在中长期内节省电力对 AI 有好处的话。同样在第 4 层上的还有 LPCAMM。最后两个层都是关于内存和存储扩展的,尤其是即将推出的 CXL 标准。然而,大多数人关注的焦点是 HBM 方面。三星透露了一些数据和时间表:2022 年:8-Hi 堆栈 HBM3,速度达 900 GB/秒2024:12-Hi 堆栈 HBM3E,速度为 1178 GB/秒2026:16-Hi 堆栈 HBM4,速度为 2048 GB/秒2028年:HBM4E关于HBM4,三星还透露了很多信息。芯片密度:24 GB容量:48GB/cube数据宽度:2048 位(高于 1024 位)引脚速度:6 Gbps/引脚(低于 8 Gbps/引脚)堆叠高度:720 微米(无变化)键合:铜-铜混合键合(从以前的方法更新)基本芯片:包括缓冲器、从平面 FET 到 FinFET 的过渡三星将 HBM4 列为以 70% 的面积和一半的功率提供 200% 的速度。但这并不是故事的结束,因为三星希望定制 HBM 成为最高性能硬件的标准。这意味着包含逻辑和缓冲区的基本芯片将由客户根据其性能配置文件要求进行单独配置。这意味着相同的 HBM4 可以进行读取优化,或支持更多内存加密模式。与更前沿的基本芯片相结合,目标是提取性能并提高效率,这是 AI 人群的两个标志,它们将以无与伦比的方式使用 HBM4。封装至少从我过去的角度来看,三星一直没有大力推广的领域之一是封装业务。虽然其他代工厂都在推广 CoWoS 和 EMIB/Foveros,但即使没有营销名称来概括,也很难说出三星的封装能力是什么。尽管如此,三星确实参与了先进封装,既用于智能手机,也用于 AI 加速器。在智能手机领域,路线图如下所示,其中列出了各自的热阻比(thermal resistance ratios):2016 年:I-POP、1x TR2018年:FOPLP,TR为0.85倍2023 年:FOWLOP,0.85 倍 TR2025 年:FOPKG-SIP,0.65 倍 TR在人工智能方面,三星制定了以下人工智能芯片的路线图。目前:2.5D interposer、6 个 HBM3、80 GB 容量、带宽为 3.35 TB/秒2024:2.5D interposer+、八个 HBM3E、192 GB 容量、带宽为 6.6 TB/秒2026 年:2.xD 采用 RDL+Si Bridges,8-12 HBM4,576 GB 容量,带宽为 30.7 TB/秒2027 年:2.xD+3D、逻辑/逻辑和逻辑/内存。16-24 HBM4E,带宽为 70.5 TB/秒最后一个没有列出容量,但我们谈论的是结合 2.5D 和 3D 功能 - 本质上是将多个 AI 加速器结合在一起。如果基础设计有一个计算芯片和四个 HBM3E 堆栈,这可以被视为类似于 Blackwell。但三星的想法类似于将两个 Blackwell 放在一起。当然没有提到这些 ASIC 的功耗!在 3D 集成方面,我们确实有一些关于三星何时会提供不同的底部芯片/顶部芯片支持的路线图。Bottom Die:2025 年推出 SF4X,2027 年推出 SF2PT... PC版: 手机版:

相关推荐

封面图片

三星电子公布半导体技术路线图

三星电子公布半导体技术路线图 三星电子12日在美国硅谷举行“2024年三星代工论坛”,公布半导体技术战略。2027年将引入尖端晶圆代工技术,推出两种新工艺节点,加强跨越人工智能芯片研发、代工生产、组装全流程的人工智能芯片生产“一站式”服务。三星电子正通过封装晶圆代工非内存半导体和高带宽内存 (HBM) 的集成人工智能解决方案致力于研制高性能、低能耗的人工智能芯片产品。据此,与现有工艺相比,从研发到生产的耗时可缩减约20%。 (摘抄部分)

封面图片

【三星发布先进芯片工艺路线图:新版2纳米制程2027年量产,研发生产时间缩短20%】

【三星发布先进芯片工艺路线图:新版2纳米制程2027年量产,研发生产时间缩短20%】 三星电子在“2024年三星代工论坛”上,发布未来多项芯片技术的进展,并表示其代工业务计划为客户提供一站式服务,整合其全球排名第一的存储芯片、代工和芯片封装服务,以更快地生产人工智能芯片,以利用人工智能热潮。三星表示,客户只需一个沟通渠道,就能同时调度三星的存储芯片、晶圆制造和封装团队,与现有工艺相比,从研发到生产的耗时有望缩短20%。

封面图片

三星正在为高通制造 2nm 芯片原型

三星正在为高通制造 2nm 芯片原型 三星晶圆制造(Samsung Foundry)正在开发一种非常先进的 SF2 GAAFET 工艺。 其周二的新闻稿介绍称,三星已与 ARM 建立开发合作伙伴关系:“提供基于三星晶圆制造最新的全环绕栅极(GAA) 2nm 工艺技术开发的优化的下一代 ARM Cortex-X CPU。” 三星电子已经赢得了日本最大 AI 公司 PFN 生产 2nm 的 AI 加速芯片的订单。高通也已与设计高性能芯片的三星电子系统 LSI 部门讨论生产 2nm 原型。高通可能正在评估在骁龙 8 Gen 5 芯片组的制造中使用 2nm SF2 GAAFET 工艺,而三星 LSI 可能正在开发 2nm 的 Exynos 2600 SoC 设计。 ,,

封面图片

三星宣布3nm芯片成功流片 采用GAA工艺

三星宣布3nm芯片成功流片 采用GAA工艺 三星称,与传统3nm芯片相比,自家3nm GAA设计的产品功率损耗可降低50%,性能也将得到改善,与之前的4nm FinFET工艺相比,能效和密度有着20%至30%的提升。按照计划,三星接下来会大规模生产下一代Soc,这颗芯片应该是传闻中的Exynos 2500,Galaxy S25系列将会首发搭载,其性能对标高通骁龙8 Gen4以及联发科天玑9400,后两款芯片则是采用台积电3nm工艺。除了旗舰手机,三星自家的Galaxy Watch 7系列智能手表也有可能会搭载3nm芯片。 ... PC版: 手机版:

封面图片

三星获得日本人工智能芯片初创公司2纳米晶圆订单

三星获得日本人工智能芯片初创公司2纳米晶圆订单 三星的 2 纳米节点被称为 SF2,有望在 2025 年交付量产芯片,这意味着 2024 年的大部分时间都将用于测试、验证和风险生产,预计该节点将在年底投入使用。与 SF3(3 纳米 EUV FinFET)相比,三星 SF2 的能效(等时钟)提高了 25%,性能提高了 12%。在半导体制造市场,三星 SF2 的竞争对手是台积电 N2 和英特尔 20A。 ... PC版: 手机版:

封面图片

三星晶圆代工厂最新消息:2nm工艺6月亮相 第二代SF3 3nm今年投产

三星晶圆代工厂最新消息:2nm工艺6月亮相 第二代SF3 3nm今年投产 SF2 将于六月亮相三星计划在 6 月 19 日举行的 2024 年超大规模集成电路研讨会(VLSI Symposium 2024)上披露其 SF2 制造技术的关键细节。这将是该公司基于全栅极(GAA)多桥沟道场效应晶体管(MBCFET)的第二个主要工艺节点。与前代产品相比,SF2 将采用"独特的外延和集成工艺",这将使该工艺节点比基于 FinFET 的传统节点具有更高的性能和更低的漏电率(尽管三星并未透露与之比较的具体节点)。三星表示,SF2 使 N 型和 P 型窄晶体管的性能分别提高了 29% 和 46% ,使宽晶体管的性能分别提高了 11% 和 23%。此外,与 FinFET 技术相比,它还将晶体管的全局变化减少了 26%,并将产品漏电率降低了约 50%。该工艺还通过加强与客户的设计技术合作优化 (DTCO) 为未来的技术进步奠定了基础。在 SF2 的背景下,三星没有提到的一点是背面电源传输,因此至少目前没有迹象表明三星将在 SF2 上采用这种下一代电源路由功能。三星表示,SF2 的设计基础架构(PDK、EDA 工具和授权 IP)将于 2024 年第二季度完成。一旦完成,三星的芯片开发合作伙伴就可以开始为这一生产节点设计产品。同时,三星已经开始与 Arm 合作,针对 SF2 工艺共同优化 Arm 的 Cortex 内核。SF3:2024 年下半年有望实现作为首家推出基于 GAAFET 节点的工厂,三星一直处于芯片制造的最前沿。但与此同时,这也意味着他们是第一个遇到并解决如此重大的晶体管设计变更所带来的不可避免的磨合问题的工厂。因此,虽然三星的第一代 SF3E 工艺技术已经投产不到两年时间,但迄今为止公开披露的采用该工艺制造的芯片都是相对较小的加密货币挖矿芯片这正是在新工艺节点上表现出色的流水线部件。有了这些经验,三星正准备利用 GAAFET 制作更大更好的芯片。作为其财报公告的一部分,该公司已确认其去年推出的更新 SF3 节点仍将按计划于 2024 年下半年投入生产。SF3 从一开始就是一个更加成熟的产品,准备用于制造更大的处理器,包括数据中心产品。与它的前身 SF4 相比,SF3 承诺在相同功耗和晶体管数量下性能提升 22%,或在相同频率和复杂度下功耗降低 34%,逻辑面积减少 21%。总体而言,三星对这项技术寄予厚望,因为这一代 3nm 级技术有望与台积电的 N3B 和 N3E 节点相抗衡。SF4:准备进行 3D 堆叠最后,三星还在准备将其最终 FinFET 技术节点 SF4 的一个变体用于 3D 芯片堆叠。随着晶体管密度的提高不断放缓,三维芯片堆叠已成为不断提高整体芯片性能的一种方法,尤其是在现代多层处理器设计中。有关该节点的详细信息还很有限,但三星似乎正在做出一些改变,以考虑/优化在三维堆叠设计中使用 SF4 芯片的情况,在这种设计中,芯片需要能够上下层通信。根据该公司的第一季度财务报告,三星预计将在本季度(第二季度)完成堆叠芯片 SF4 变体的准备工作。 ... PC版: 手机版:

🔍 发送关键词来寻找群组、频道或视频。

启动SOSO机器人