Intel 芯片路线图添加新的 14A 工艺节点

Intel 芯片路线图添加新的 14A 工艺节点 Intel 今天更新了其芯片路线图,其中包括新添加的“14A”节点,即 1.4nm 工艺,该节点承诺生产迄今为止最先进的计算机芯片。该节点也将是业界首次使用 High NA EUV 技术进行的量产工艺。虽然没有透露有关 14A 节点的更多信息,但英特尔每个新的制造节点都试图比前一个节点提供 15% 的性能提升。 目前,18A 仍然是该公司最先进的制造节点,预计于 2024 年下半年开始进入量产阶段。根据路线图,Intel 14A 及其变体 Intel 14A-E 将于 2027 年或之前推出。该公司还计划用改进现有技术的制造节点来填充路线图的其他部分。 其中包括 Intel 3-E、Intel 3-PT、Intel 3-T 以及 Intel 18A-P 的工艺节点。

相关推荐

封面图片

英特尔将14A处理器节点纳入路线图 18A和3节点更新在IFS Direct上亮相

英特尔将14A处理器节点纳入路线图 18A和3节点更新在IFS Direct上亮相 2023 年 12 月,在俄勒冈州希尔斯伯勒的英特尔晶圆厂,一名英特尔工厂员工手持采用 3D 堆叠 Foveros 技术的晶圆。2024 年 2 月,英特尔公司推出英特尔代工服务(Intel Foundry),这是全球首家面向人工智能时代的系统代工厂,在技术、弹性和可持续发展方面处于领先地位。(图片来源:英特尔公司)这些消息是在英特尔的首次Foundry活动"Foundry Direct Connect"上发布的,该活动聚集了客户、生态系统公司和整个行业的领导者。与会者和发言人包括美国商务部长吉娜-雷蒙多(Gina Raimondo)、Arm 首席执行官雷内-哈斯(Rene Haas)、微软首席执行官萨蒂亚-纳德拉(Satya Nadella)、OpenAI 首席执行官山姆-阿尔特曼(Sam Altman)等。这些公告的要点如下:英特尔代工厂作为全球首家面向人工智能时代的系统代工厂正式成立,在技术、弹性和可持续性方面处于领先地位。英特尔代工厂发布新路线图,以 14A 工艺技术、专业节点演进和全新代工厂高级系统组装与测试 (ASAT) 功能为特色,帮助客户实现其人工智能雄心。英特尔代工厂宣布设计获胜:微软首席执行官萨提亚-纳德拉(Satya Nadella)透露,微软已选定了一款计划在 18A 工艺上生产的芯片设计。包括 Synopsys、Cadence、Siemens 和 Ansys 在内的生态系统合作伙伴公布了经过验证的工具、设计流程和知识产权 (IP) 组合,以支持客户的设计。英特尔公布了最新的工艺节点路线图,其中包括每个节点的"E"、"P"和"T"后缀子版本。所有这些后缀都代表了功能集、性能或封装技术的某种扩展。P"代表 18A-P 和 3-PT 等更高的性能,比其标准变体最多可提高 10%,而"T"代表使用 TSV 或硅通孔,这将是 3D Foveros Direct 技术的一部分。E"子变体是对经典节点的扩展,主要针对特定客户。此外,该公司还宣布,其下一代 Clearwater Forest Xeon E-Core CPU已经开始封箱出货,而 18A 已准备好在 2024 年第二季度进行完整的产品设计。工艺路线图扩展至 5N4Y 之外英特尔的扩展工艺技术路线图为公司的前沿节点计划增加了14A,此外还有几个专门的节点演进。英特尔还确认,其雄心勃勃的四年五节点(5N4Y)工艺路线图仍在按计划进行,并将推出业界首个背面电源解决方案。公司领导预计,英特尔将在 2025 年凭借英特尔 18A 重新夺回工艺领先地位。照片显示的是 2023 年 12 月在俄勒冈州英特尔晶圆厂用于堆叠 Foveros 封装技术的 DMX 取放工具。新路线图包括 3、18A 和 14A 工艺技术的发展。其中包括 3-T,该技术针对三维高级封装设计的硅通孔进行了优化,并将很快进入生产准备阶段。此外,还重点介绍了成熟的工艺节点,包括上个月宣布与联电联合开发的12纳米新节点。这些演进旨在帮助客户开发和交付符合其特定需求的产品。英特尔代工厂计划每两年推出一个新节点,并在此过程中进行节点演进,为客户提供在英特尔领先的工艺技术上不断演进产品的途径。英特尔还宣布将Foundry FCBGA 2D+加入其全面的ASAT产品系列,其中包括FCBGA 2D、EMIB、Foveros和Foveros Direct。18A 上的微软设计为客户带来动力客户支持英特尔的长期系统代工方法。在 Pat Gelsinger 的主题演讲中,微软董事长兼首席执行官萨蒂亚-纳德拉(Satya Nadella)表示,微软已经选择了一种芯片设计,计划在 18A 工艺上生产。"纳德拉说:"我们正处于一个非常激动人心的平台转变之中,它将从根本上改变每个组织和整个行业的生产力。"要实现这一愿景,我们需要最先进、高性能和高质量半导体的可靠供应。这就是为什么我们非常高兴能与英特尔代工厂合作,也是为什么我们选择了一个计划在英特尔18A工艺上生产的芯片设计。"英特尔代工厂在包括 18A、16 和 3 在内的各代代工工艺中都取得了设计上的胜利,并在包括高级封装在内的代工厂 ASAT 能力方面拥有大量客户。总体而言,在晶圆和先进封装领域,英特尔代工厂的预期最终交易价值超过 150 亿美元。2023 年 12 月,在俄勒冈州希尔斯伯勒的英特尔晶圆厂,一名英特尔工厂员工手持采用 3D 堆叠 Foveros 技术的晶圆。2024 年 2 月,英特尔公司推出英特尔代工厂(Intel Foundry),这是全球首家面向人工智能时代的系统代工厂,在技术、弹性和可持续发展方面处于领先地位。(图片来源:英特尔公司) ... PC版: 手机版:

封面图片

英特尔 公布技术路线图:抛弃纳米制程叫法,启动芯片代工服务

英特尔 公布技术路线图:抛弃纳米制程叫法,启动芯片代工服务 01. 介绍新制程节点命名体系,宣布代工服务启动 02. 有望获得业界第一台 High-NA EUV 光刻机 03. 亚马逊 AWS 率先使用英特尔代工服务(IFS)封装解决方案 () Intel:既然你们对工艺命名时都掺水不守规矩,那我也不玩这套了

封面图片

【三星发布先进芯片工艺路线图:新版2纳米制程2027年量产,研发生产时间缩短20%】

【三星发布先进芯片工艺路线图:新版2纳米制程2027年量产,研发生产时间缩短20%】 三星电子在“2024年三星代工论坛”上,发布未来多项芯片技术的进展,并表示其代工业务计划为客户提供一站式服务,整合其全球排名第一的存储芯片、代工和芯片封装服务,以更快地生产人工智能芯片,以利用人工智能热潮。三星表示,客户只需一个沟通渠道,就能同时调度三星的存储芯片、晶圆制造和封装团队,与现有工艺相比,从研发到生产的耗时有望缩短20%。

封面图片

三星最新芯片路线图:工艺、封装和存储

三星最新芯片路线图:工艺、封装和存储 三星在此次活动中发布的重点是其 SF2Z 工艺节点的路线图。其中,“SF”代表三星代工厂,“2”代表 2nm 级,Z 代表背面供电。SF2Z 将是集成该代 Gate-All-Around 技术(三星称之为 MBCFET)的节点,然后是 BSPDN,以提高性能和能效。在本文,我们将会深入讨论一些细节,但这里的关键日期是 2027 年三星预计将在 SF2Z 时进行量产。这将是在该公司量产许多其他 SF2 级节点之后。SF1.4,也就是更早的节点,也将于 2027 年开始风险生产。三星代工厂:扩张鉴于《CHIPS法案》资金将流向三星,确定三星设施所在地至关重要。三星的大部分传统和前沿技术都位于韩国,分布在三个城市:器兴,6号线,65nm-350nm:传感器,电源IC器兴,S1 线,8nm:智能手机、数据中心、汽车华城,S3线,3nm-10nm平泽 S5 线 1 期 + 2 期平泽S5号线三期建设中三星在美国也有两个工厂:奥斯汀(德克萨斯州),S2 线,14nm-65nm:智能手机、数据中心、汽车泰勒(德克萨斯州),宣布新建 4 座晶圆厂,可容纳 10 座。将包括 SF2、SF4、FDSOI、封装三星目前的封装设施位于韩国,但同时也拥有全球 OSAT 合作伙伴的巨大影响力。泰勒的扩张计划将成为该公司在韩国境外进行的最大规模扩张,计划为任何美国企业提供现场全面运营,而无需借助亚洲。制造技术路线图与其他代工厂一样,三星依靠一系列主要的系列工艺节点,从中衍生出许多变体。在这种情况下,主节点是 SF4 和 SF2。SF4 系列:FinFET2021:SF4E(E = Early)2022 年:SF42023 年:SF4P(P = Performance, for Smartphone)2024 年:SF4X(X = Extreme, for HPC/AI)2025 年:SF4A、SF4U(Automotive, U = Ultr)三星的 SF4 仍然是 FinFET 节点,事实证明,在智能手机芯片组和大量想要尖端技术的 AI 初创公司中,它非常受欢迎。SF4P 主要针对智能手机领域,泄漏比 SF4 低,而 SF4X 则是大多数 AI 和 HPC 用户最终会选择的产品。对于任何在 2024/2025 年寻找中端 GPU 的人来说,如果它们采用三星制造,那么 SF4X 是您的最佳选择。由于汽车节点要求更高,三星通常会推出其技术的汽车专用版本,这就是 SF4A 的作用所在。SF4U,虽然被称为 Ultra,但旨在成为 SF4P 的更高价值版本,展示了针对智能手机芯片组制造商的更高端战略,这些制造商希望获得节点改进的好处,但同时又具有略微更大的余量和有效生产。SF2 系列:MCBFET (GAA)2022 年:SF3E2024 年:SF32025 年:SF22026 年:SF2P、SF2X2027 年:SF2A、SF2Z所以这可能会有点令人困惑。三星代工厂宣布,它是第一个使用 SF3E 节点生产 GAA 技术的公司恰当地命名为“early”。据我们所知,虽然自 2022 年以来已投入量产,但它纯粹是一个内部节点,旨在帮助开发该技术。英特尔直到 2025 年的 20A/18A 节点才会推出 GAA,而台积电也在考虑在类似的时间范围内推出 N2。这两家公司都希望迅速将其推向市场,而不是像三星那样提前发布公告。SF3 是第二代 GAA,已于 2024 年投入量产。这可能会有所回升,但第三代 SF2 将大力向客户推销。关注三星的用户可能会注意到,命名方案中从 SF3 到 SF2 的转变有点奇怪 - 这实际上意味着三星已将其 SF3P 及以后的系列更名为 SF2,可能更符合三星竞争对手使用的命名。争论的焦点一如既往地是竞争对齐,但真正的客户确实知道性能如何,无论节点名称如何。2026 年,我们将看到智能手机 (SF2P) 和 GAA 的 AI/HPC 变体 (SF2X) 的大规模生产,在这里,我们将非常密切地遵循 SF4 系列的战略。2027 年,我们将获得该汽车变体,但 SF2Z 将 BSPDN 带到了谈判桌上。从活动中的讨论来看,2027 年对于 SF2Z 来说是一个大规模生产日期,而不仅仅是风险生产的理想日期。这意味着 SF2Z 的风险生产将于 2026 年底或 2027 年初开始,首先在韩国,然后在适当的时候转移到美国。值得注意的是,三星预计 GAA 功率改进的节奏将比 FinFET 更快 - 幻灯片中的一张显示平面晶体管功率(14nm 之前)每年趋势为 0.8 倍,而在 FinFET 期间趋势为 0.85 倍/年。三星预计 GAA 将通过 GAA / MCBFET 将这些改进恢复到每年 0.8 倍。内存路线图三星热衷于强调其在内存生态系统中的地位主要是作为第一大供应商。该公司展示了其自 1992 年以来一直占据 DRAM 第一的位置,目前市场份额为 41%;自 2002 年以来一直占据 NAND 第一的位置,目前市场份额为 32%;自 2006 年以来一直占据 SSD 第一的位置,目前市场份额为 37%。三星将市场视为金字塔。Tier 1: SRAMTier 2: LLCTier 3: HBM3E / HBM4Tier 4: LPDDR6 / LPDDR5X-PIM / LPCAMMTier 5: CMM-D (C)Tier 6: PBSD / CXL-H (C)我发现这本身就很有趣,因为它展示了三星正在研究的一些即将推出的技术。我们知道内存标准会随着时间的推移而改进,例如从 HBM3 到 HBM4,或者从 LPDDR5 到 LPDDR6,但这里显示三星正在通过其 LPDDR5X 产品线实现内存处理。内存处理是三星多年来一直在谈论的事情,最初专注于 HBM 堆栈,并与 AMD Xilinx FPGA 或定制芯片配置合作使用。它即将出现在 LPDDR5X 的变体上,这一事实意义重大,特别是如果这意味着在中长期内节省电力对 AI 有好处的话。同样在第 4 层上的还有 LPCAMM。最后两个层都是关于内存和存储扩展的,尤其是即将推出的 CXL 标准。然而,大多数人关注的焦点是 HBM 方面。三星透露了一些数据和时间表:2022 年:8-Hi 堆栈 HBM3,速度达 900 GB/秒2024:12-Hi 堆栈 HBM3E,速度为 1178 GB/秒2026:16-Hi 堆栈 HBM4,速度为 2048 GB/秒2028年:HBM4E关于HBM4,三星还透露了很多信息。芯片密度:24 GB容量:48GB/cube数据宽度:2048 位(高于 1024 位)引脚速度:6 Gbps/引脚(低于 8 Gbps/引脚)堆叠高度:720 微米(无变化)键合:铜-铜混合键合(从以前的方法更新)基本芯片:包括缓冲器、从平面 FET 到 FinFET 的过渡三星将 HBM4 列为以 70% 的面积和一半的功率提供 200% 的速度。但这并不是故事的结束,因为三星希望定制 HBM 成为最高性能硬件的标准。这意味着包含逻辑和缓冲区的基本芯片将由客户根据其性能配置文件要求进行单独配置。这意味着相同的 HBM4 可以进行读取优化,或支持更多内存加密模式。与更前沿的基本芯片相结合,目标是提取性能并提高效率,这是 AI 人群的两个标志,它们将以无与伦比的方式使用 HBM4。封装至少从我过去的角度来看,三星一直没有大力推广的领域之一是封装业务。虽然其他代工厂都在推广 CoWoS 和 EMIB/Foveros,但即使没有营销名称来概括,也很难说出三星的封装能力是什么。尽管如此,三星确实参与了先进封装,既用于智能手机,也用于 AI 加速器。在智能手机领域,路线图如下所示,其中列出了各自的热阻比(thermal resistance ratios):2016 年:I-POP、1x TR2018年:FOPLP,TR为0.85倍2023 年:FOWLOP,0.85 倍 TR2025 年:FOPKG-SIP,0.65 倍 TR在人工智能方面,三星制定了以下人工智能芯片的路线图。目前:2.5D interposer、6 个 HBM3、80 GB 容量、带宽为 3.35 TB/秒2024:2.5D interposer+、八个 HBM3E、192 GB 容量、带宽为 6.6 TB/秒2026 年:2.xD 采用 RDL+Si Bridges,8-12 HBM4,576 GB 容量,带宽为 30.7 TB/秒2027 年:2.xD+3D、逻辑/逻辑和逻辑/内存。16-24 HBM4E,带宽为 70.5 TB/秒最后一个没有列出容量,但我们谈论的是结合 2.5D 和 3D 功能 - 本质上是将多个 AI 加速器结合在一起。如果基础设计有一个计算芯片和四个 HBM3E 堆栈,这可以被视为类似于 Blackwell。但三星的想法类似于将两个 Blackwell 放在一起。当然没有提到这些 ASIC 的功耗!在 3D 集成方面,我们确实有一些关于三星何时会提供不同的底部芯片/顶部芯片支持的路线图。Bottom Die:2025 年推出 SF4X,2027 年推出 SF2PT... PC版: 手机版:

封面图片

英特尔将 1nm (10A) 工艺纳入路线图,计划采用“协作机器人”打造完全 AI 自动化工厂

英特尔将 1nm (10A) 工艺纳入路线图,计划采用“协作机器人”打造完全 AI 自动化工厂 英特尔代工直面会活动已经结束,但英特尔公司对其中一份演示文稿进行了错误的保密传达现在英特尔表示该演示文稿可以向公众公开,因此还有更多消息可以分享:英特尔此前未宣布的 Intel 10A (大约 1nm)工艺将于2027年底进入生产/开发,标志着该公司首个 1nm 节点的到来。其已经宣布的 14A (1.4nm) 节点将于2026年投入生产。 Intel 4 和 Intel 3 工艺的产能建设速度不如 20A/18A,因为该公司第三方代工业务的大部分都来自 18A 节点。随着向支持 EUV 的节点过渡,英特尔还将稳步减少 14nm 、12nm 、10nm、 Intel 7 节点的总体产量。 该公司还致力于未来创建完全自主的人工智能工厂,计划在其生产流程的所有环节中使用人工智能,从产能规划和预测到产量提高和实际的车间生产运营,这是一项“10 倍提升”的工作。

封面图片

Coinbase将Stader添加至上币路线图

Coinbase将Stader添加至上币路线图 PANews 7月10日消息,Coinbase 宣布将 Stader(SD)添加至上币路线图。其在以太坊区块链上的合约地址为:0x30d20208d987713f46dfd34ef128bb16c404d10f。

🔍 发送关键词来寻找群组、频道或视频。

启动SOSO机器人