三星:已完成16层混合键合HBM内存验证 整体高度缩减

三星:已完成16层混合键合HBM内存验证 整体高度缩减 它摒弃了DRAM内存层间添加凸块的繁琐步骤,通过铜对铜的直接连接方式实现层间连接,从而大大提高了工作效率。这种创新不仅显著提升了信号传输速率,更好地满足了AI计算对高带宽的迫切需求,而且有效降低了DRAM层间距,使得HBM模块的整体高度得到显著缩减,进一步提升了其集成度和便携性。尽管混合键合技术的成熟度和应用成本一直是业界关注的焦点,但三星电子通过多元化的策略,积极应对这些挑战。在推进混合键合技术研究与应用的同时,公司还同步开发传统的TC-NCF工艺,以实现技术多样化,降低风险,并增强整体竞争力。据悉,三星设定的目标是将HBM4中的晶圆间隙缩减至7.0微米以内,这将进一步提升HBM4的性能和可靠性,为未来的计算应用奠定坚实基础。业内专家对此表示,三星在16层混合键合堆叠工艺技术方面的突破,无疑将有力推动HBM内存技术的发展,为未来的计算应用提供更为强大的内存支持。 ... PC版: 手机版:

相关推荐

封面图片

三星成立新的HBM团队:推进HBM3E和HBM4开发工作

三星成立新的HBM团队:推进HBM3E和HBM4开发工作 回顾过往,三星自2015年起便在DRAM部门内部深耕HBM技术的蓝海,不仅设立了专项团队,还成立了特别工作组,持续推动技术创新与突破。此次组织架构的升级,无疑是对过往努力的深化与加强,彰显了三星对HBM技术未来发展的坚定信心。为了加速抢占高附加值DRAM市场的制高点,三星展现出了惊人的研发速度与执行力。今年年初,三星便宣布成功研发出HBM3E 12H DRAM,并紧随其后在四月实现了HBM3E 8H DRAM的量产,这一系列成就不仅体现了三星的技术实力,也为其在HBM领域的领先地位奠定了坚实基础。值得注意的是,三星与英伟达等行业巨头的合作也在不断深入。自去年起,三星便积极向英伟达提供HBM3E样品进行严苛验证,涵盖8层与12层堆叠技术,虽历经挑战但进展显著,预计将在今年第三季度末迎来部分验证工作的圆满完成,这一合作无疑将加速HBM技术在高端计算领域的普及与应用。此外,三星还通过官方渠道分享了HBM产品的最新研发进展,并明确透露了HBM4技术的研发时间表,即计划于2025年首次亮相。这一消息不仅引发了业界的广泛关注,也进一步激发了市场对未来高性能计算、人工智能等领域技术革新的期待。更有传言指出,三星正考虑在HBM4中引入革命性的非导电粘合膜(NCF)组装技术和混合键合(HCB)技术,以优化高温环境下的热特性,进一步提升产品的稳定性和可靠性,这将是对现有技术边界的又一次勇敢探索。 ... PC版: 手机版:

封面图片

三星和SK海力士推12层HBM3E内存

三星和SK海力士推12层HBM3E内存 3月19日消息,三星电子和 SK 海力士3月18日在人工智能芯片巨头英伟达年度开发者大会 (GTC) 上双双公开12层堆叠动态随机存取存储器 (DRAM) 芯片的第五代高带宽存储器 (HBM3E) “HBM3E 12H DRAM”实物。高带宽存储器是指利用先进封装方法垂直堆叠多个DRAM芯片,使数据处理速度取得飞跃性提升的高性能内存。

封面图片

16-Hi堆栈和3D封装的三星HBM4内存正在开发中 将于2025年亮相

16-Hi堆栈和3D封装的三星HBM4内存正在开发中 将于2025年亮相 该公司目前的 HBM 产品组合包括作为顶级产品的 HBM3E"Shinebolt",采用 24 Gb DRAM,容量达 36 GB,传输速度达 9.8 Gbps。该内存技术采用 2.5D 封装,支持 12 Hi 的堆叠。三星 HBM 产品组合的下一个演变将以 HBM 4 的形式出现。这种特殊内存的代号目前尚不清楚,但它应该会有更大的发展。从规格开始,三星的 HBM4 内存预计将包含多达 16-Hi 堆栈,如果我们使用相同的 24 Gb 模块可以组合出高达 256 GB 的 HBM4 容量,速度非常快,而目前的峰值约为 10 Gbps。三星表示:首先是"细分"。在早期市场,硬件的通用性非常重要,但在未来,随着围绕杀手级应用的服务日趋成熟,硬件基础设施将不可避免地经历一个针对每种服务进行优化的过程。三星电子计划通过统一核心芯片、多样化封装和基础芯片(如 8H、12H 和 16H)来应对。目前,NVIDIA 的 Blackwell B100/B200和AMD 的 Instinct MI300 GPU可提供高达 192 GB 的 HBM 容量。前者采用较新的 HBM3E 标准,后者采用 HBM3 DRAM 解决方案。这两款 GPU 都有 8 个 HBM 位点,每个位点都有 12-Hi 堆栈,因此如果将这些位点升级到较新的 16-Hi 堆栈,就可以获得 256 GB 的容量。这还不算 HBM4 将推出的更密集的 DRAM 模块(24 Gb+)。如果说从下一代 HBM4 开始,为解决功耗墙问题而进行的第一次创新是从推出使用逻辑工艺的基础芯片开始的,那么随着从目前的 2.5D HBM 逐步发展到 3D HBM,将出现第二次创新。随着 DRAM 单元和逻辑的发展,预计将出现第三次创新,如 HBM-PIM。目前,我们正在与客户和合作伙伴讨论如何实现这些创新,并将积极规划和准备开拓市场。此外,HBM4 背后的另一项关键技术将是 3D 封装的利用。 最近,JEDEC 放宽了对 HBM4 内存的要求,允许公司利用现有的粘合技术。下一代 3D 封装还可能克服与混合粘合相关的一些价格问题。AMD 预计将通过 MI350 和 MI370 系列更新其 MI300产品线,这些产品线预计将增加容量,而NVIDIA则可能在 HBM4 供应稳定后更新其 Blackwell GPU,以便在未来推出速度更快的产品。 ... PC版: 手机版:

封面图片

JEDEC应制造商要求放宽HBM4厚度 在现有粘合技术范围内实现16-Hi堆栈

JEDEC应制造商要求放宽HBM4厚度 在现有粘合技术范围内实现16-Hi堆栈 HBM4 是内存领域的下一个大事件,每家公司都参与了该内存类型的最有效开发,因为它最终将为下一代市场的成功奠定基础。据 ZDNet Korea报道,为了帮助制造商,JEDEC 决定将 12 层和 16 层 HBM4 堆栈的 HBM4 封装厚度降低到 775 微米,因为更高的厚度水平会带来复杂性,而且与该工艺相关的需求也非常值得期待。此外,据说制造商以前曾采用混合键合工艺这种较新的封装技术来减少封装厚度,因为这种工艺使用板载芯片和晶片直接键合。不过,由于 HBM4 内存将是一项新技术,预计采用混合键合技术将导致整体价格上涨,这意味着下一代产品将更加昂贵,但混合键合技术的使用还不确定,因为 HBM 制造商可能会利用 JEDEC 做出的"放宽"。至于我们何时能看到基于HBM4的产品亮相,SK hynix计划在2026年实现量产,最初的样品预计每堆栈容量高达36 GB。众所周知,HBM4 将彻底改变人工智能市场的计算性能,因为这种内存类型将采用"革命性"的板载芯片配置,把逻辑和半导体结合到单个封装中。由于台积电和 SK hynix 最近建立了联盟,HBM 和半导体市场有望在合作的环境中发展。 ... PC版: 手机版:

封面图片

三星独家供货英伟达12层HBM3E内存 SK海力士出局

三星独家供货英伟达12层HBM3E内存 SK海力士出局 而SK海力士因部分工程问题,未能推出12层HBM3E产品,但计划从本月末开始批量生产8层HBM3E产品。今年2月27日,三星电子官宣成功开发出业界首款36GB 12H(12层堆叠)HBM3E DRAM内存。据介绍,HBM3E 12H能够提供高达1280GB/s的带宽和迄今为止最大的36GB容量,相比于8层堆叠的HBM3 8H,在带宽和容量上提升超过50%。同时相比于8层堆叠,其AI训练速度平均提高34%,同时推理服务用户数量也可增加超过11.5倍。在此前的GTC2024大会上,英伟达正式发布了B200和GB200系列芯片。据黄仁勋介绍,B200拥有2080亿个晶体管,采用台积电4NP工艺制程,可以支持多达10万亿个参数的AI大模型,还通过单个GPU提供20 petaflops的AI性能。 ... PC版: 手机版:

封面图片

消息称三星电子新设HBM芯片开发团队

消息称三星电子新设HBM芯片开发团队 三星电子副总裁、高性能DRAM设计专家Sohn Young-soo将领导该团队。新团队将专注于下一代HBM4产品以及HBM3和HBM3E产品的研发。此举表明,三星电子将加强对HBM的研发结构。该公司已开发出了业界领先的12层HBM3E产品,并通过了英伟达的质量测试。但该市场一直由三星的竞争对手SK海力士凭借其最新的HBM3E而占据主导地位。为巩固自己的地位,三星电子还重组了先进封装团队和设备技术实验室,以提高整体技术竞争力。最新的举措是为了提高三星在蓬勃发展的HBM市场上的竞争力。 ... PC版: 手机版:

🔍 发送关键词来寻找群组、频道或视频。

启动SOSO机器人