芯片未来,靠他们了

芯片未来,靠他们了 这是前所未有的将电源互连与信号传输分开。作为一名芯片设计师,我可以告诉你,这对整个行业来说是一件大事。要了解全貌,我们先从晶体管开始。晶体管的演进所有现代计算机芯片都是由晶体管(可以打开和关闭的微型电子开关)组成的。这就是经典平面晶体管的外观。它包含一个栅极、一个源极和一个漏极,排列在一个二维平面上。该设备由栅极控制,当我们对栅极施加一定的电压,或者更具体地说,一定的电场时,它就会打开栅极,电流从源极流向漏极。随着平面晶体管的尺寸不断缩小,晶体管的尺寸也随之缩小,特别是沟道的尺寸。我们面临许多问题,漏电问题只是其中之一。最终的解决方案是彻底改变晶体管从平面 2D 晶体管变为三维 FinFET 晶体管。基本上,他们采用平面晶体管,并将沟道向上拉伸为垂直鳍片。平面晶体管的导电沟道只在表面,而 FinFET 的导电沟道在三面,栅极则环绕在导电沟道周围。与原始平面晶体管相比,FinFET 更紧凑,因此使用 FinFET,我们现在能够在同一硅片上封装更多晶体管。2011 年,英特尔推出了首款商用 FinFET 器件,当时我还在读大学。英特尔推出首款 FinFET 器件几年后,三星和台积电开始生产 16nm 和 14nm FinFET 芯片。从那时起,台积电一直引领着 FinFET 的发展。如今,所有尖端芯片都采用 FinFET 制造。例如,最新的 AMD 和 Apple 芯片采用的是 5nm 或 3nm FinFET 技术。环绕栅极然而,就我们可以微缩多少、鳍片可以达到多高以及可以并排放置多少个鳍片而言,FinFET 技术已经达到了极限。高漏电再次成为一个巨大的问题。因此,为了进一步缩小晶体管并降低成本,整个行业现在正在转向新的环绕栅极 (GAA) 晶体管技术。我已经谈论它好几年了,但它终于要投入量产了。台积电将在其 N2 工艺节点上转向 GAA 技术。他们称之为“纳米片晶体管”,但从本质上讲,它本质上是同一件事,只是同一概念的另一个术语。台积电计划在 2025 年初开始生产基于 GAA 技术的芯片,首批芯片预计将出现在 iPhone 上。基本上,他们采用了 FinFET 结构并将其水平放置,将几片这样的薄片叠放在一起,这样我们就可以垂直增加鳍片的数量。最好的部分是栅极完全包裹在沟道周围,使我们能够更好地控制它。通过这项创新,我们可以略微降低工作电压并显著降低漏电流。这将使我们的速度和晶体管密度提高约 15%,但这项技术最大的好处是功率效率。GAA 晶体管的功耗比 FinFET 技术低 35%,这是一个巨大的进步。这对于移动芯片等应用至关重要,因为它可以显着延长电池寿命,或者对于通常非常密集且耗电的 AI 或 HPC 应用来说也是如此。背面供电本月初,台积电在其路线图中首次展示了 A16 技术,其中的“A”代表埃。台积电的 A16 技术将基于纳米片晶体管,但有一个非常有趣的变化背面供电。这项创新将在电源效率方面带来翻天覆地的变化让我来解释一下。自从罗伯特·诺伊斯制造出第一个集成电路以来,所有东西都位于晶圆的顶部,即正面,所有信号互连和电源传输都来自正面。背面供电是一个巨大的变化,因为我们将把电源线移到基板下方,从而腾出更多空间用于顶部布线。你知道,现代芯片中有数十亿个晶体管相互连接;因此芯片上有许多层级的信号互连。同时,顶部有一个电源网格,它是一个电源线和地线网络,用于在半导体芯片上分配电力并为晶体管提供电源。目前,所有的互连和供电都来自顶部的不同金属层。现在想象一下,当我们将所有电源移到背面时,这将大大降低布线的复杂性,让我们能够更密集地放置和布线晶体管并改善拥塞。这种将电源与信号分离的概念将为布线电子设计自动化 (EDA) 工具提供更多自由。这一变化不仅会影响制造流程,还会影响芯片设计本身。整个流程需要大量学习,尤其是在电源网格和散热方面。台积电将于 2026 年开始生产基于 A16 技术的芯片。我非常期待看到它的进展。当然,台积电并不是唯一一家致力于这项创新的公司。英特尔也在努力通过背面供电和其他升级来重新夺回其在芯片制造竞赛中的地位。英特尔的“登月计划”我想花点时间讨论一下英特尔的野心,因为这个故事有几个有趣的方面。过去五年来,英特尔在先进芯片制造方面一直落后于台积电和三星。但现在,他们计划成为第一个甚至领先于台积电将新晶体管和电力输送技术投入生产的公司。对于英特尔来说,GAA 技术和背面供电正在 20A 工艺节点中融合。他们现在正在对其进行最后的润色。这个 20A 节点对英特尔至关重要。这对英特尔来说是一个冒险的举动,因为通常情况下,你会希望逐一引入创新,以了解问题出在哪里。同时引入两项新技术意味着英特尔正在“全力以赴”。这对英特尔来说显然是一个“登月计划”,风险很大,因为可能性成倍增加。有趣的是,过去英特尔比较保守,而台积电则比较冒险。这一次,情况正好相反。英特尔需要获得大买家才能达到高产量,实现经济效益,因为芯片制造依赖于规模经济。2021 年,英特尔首席执行官帕特·基辛格 (Pat Gelsinger) 向投资者和客户承诺,四年内实现五个节点。这次他们必须兑现承诺。他们目前已在生产英特尔 4 和英特尔 3 FinFET 技术,并计划在 2024 年底前量产英特尔 20A。Arrow Lake 将成为首款采用 GAA(他们称之为 RibbonFET)晶体管和背面供电的英特尔 CPU,英特尔称之为 PowerVia。一、英特尔 14A 和新High NA EUV英特尔路线图上最有趣的里程碑是计划于 2027 年推出的 14A 工艺节点。这涉及一项重大更新:使用 ASML 的新型高 NA EUV 光刻机,每台成本为 3.8 亿美元。这会带来很大的风险。除了与新工具相关的风险外,High NA 的经济效益到目前为止还没有奏效。在台积电和英特尔争夺 3nm 以下节点的竞争中,关键在于谁能率先以最低成本生产出高良率的产品。高 NA EUV 机器在经济上尚不可行,每片晶圆的价格很高。这就是台积电暂时放弃这台机器的原因。二、直接自组装(Direct Self-Assembly)目前,使用Hihg NA EUV 机器,光刻工艺每片晶圆需要更多时间。这限制了晶圆厂的产量并推高了成本。为了实现经济效益,英特尔计划使用直接自组装。简而言之,晶圆上覆盖有 PMMA(poly methyl methacrylate)并烘烤。在此过程中,聚合物材料自组织成细小的线条。研究表明,EUV 机器可以帮助引导晶圆上的这一过程。然而,由于缺陷率高,这种方法至少已经处于研究阶段十年了。在英特尔激进的同时,台积电也不甘人后。台积电成功做出CFET台积电资深副总暨副共同营运长张晓强今日在台积电技术论坛宣布,台积电已成功整合不同晶体管架构,在实验室做出CFET(互补式场效晶体管),虽然他未透露未来会导入在哪个制程,但指出继CFET可预见导入先进逻辑制程,下世代先进逻辑制程,台积电研发部门仍寻求导入新材料,实现让单一逻辑芯片放入比现有逾2000亿颗还更多的晶体管,推动半导体技术持续创新。张晓强强调,这是他投入半导体领域20多年来最令他感到兴奋的时候,正如另一副共同营运长侯永清指出,半导体黄金时刻已到来,而未来AI芯片发展,接近99%将靠台积电先进逻辑技术和先进封装支持,而台积电技术创新,已可看到未来在技术持续推进下,发挥芯片更高的效能及更优异能耗表现。他表示,台积电在2纳米基础下,全球首创的A16纳米制程技术,搭配独家开发的超级电轨(即晶背供电)技术,让产出的芯片在相同速度下效能比2纳米再高出8~10%,在相... PC版: 手机版:

相关推荐

封面图片

AMD与三星将联手开发先进的3纳米芯片

AMD与三星将联手开发先进的3纳米芯片 相比之下,三星为客户提供了使用更新的全周栅极(GAAFET)晶体管的能力,这种晶体管可以让芯片设计人员改善产品内部的电力流动,但也有一些缺点。据《韩国经济日报》报道,三星和 AMD 预计将深化合作,利用 3 纳米工艺技术生产下一代芯片。目前,由于只有苹果公司的 Mac 系列使用台湾台积电生产的芯片,因此大多数个人电脑都无法使用这种技术生产的芯片。三星的 3 纳米与台积电的 3 纳米不同,因为它使用的是栅极环绕(GAAFET)晶体管。GAAFET 是一种升级版晶体管设计,优于 FinFET,它允许设计人员改进电流量,因为改进后晶体管的沟道可以完全被栅极环绕。GAAFET 晶体管使用纳米线或纳米片导电。这些都需要对导线或薄片进行权衡。虽然导线提高了效率,但其较小的面积限制了它们在某些产品(如应用处理器)中的应用。另一方面,纳米片允许更多电流流过,但传导效率却有所降低。三星代工厂的图表显示了晶体管从 FinFET 到 GAAFET 再到 MBCFET 的演变过程。 图片:三星电子报道援引 AMD 首席执行官苏姿丰(Lisa Su)最近在比利时举行的一次会议上分享的 GAAFET 晶体管优于 FinFET 晶体管的观点,证明两家公司有意深化合作关系。据《韩国经济日报》报道,苏姿丰介绍了她的公司采用全方位栅极技术批量生产 AMD 下一代产品的计划。由于三星是世界上唯一一家生产 3 纳米 GAAFET 产品的公司,分析家们认为,苏的评论是这家韩国公司生产 AMD 新芯片的线索,他还认为 3 纳米 GAAFET 在性能和效率方面都优于以前的技术。合同半导体制造行业目前的态势是三星和英特尔与台积电对峙。台积电在市场上占据主导地位,而它的两个大型竞争对手正忙于采用新技术,以确保在实力雄厚的竞争对手面前取得优势。英特尔正在研究名为高 NA EUV 的先进芯片制造设备,看能否降低制造成本和复杂性。另一方面,三星不仅比台积电更早开始生产 3 纳米产品,还在其产品路线图中更早引入先进的 GAAFET 晶体管,试图从台湾公司手中夺走 3 纳米产品的市场份额。另一方面,台积电多年来一直强调可以使用传统的 EUV 机器制造芯片,并宣布将在其 2 纳米工艺中改用纳米片晶体管。栅极周围晶体管也是更小特征尺寸的结果,因为这些晶体管越小,制造商在制造 FinFET 时就越困难。 ... PC版: 手机版:

封面图片

台积电规划1nm芯片制造工艺,计划到 2030 年实现 1 万亿晶体管的单个芯片封装

台积电规划1nm芯片制造工艺,计划到 2030 年实现 1 万亿晶体管的单个芯片封装 据 Tom's Hardware 报道,在本月举行的 IEDM 2023 会议上,台积电制定了提供包含 1 万亿个晶体管的芯片封装路线,这一计划与英特尔去年透露的规划类似。 当然,1 万亿晶体管是来自单个芯片封装上的 3D 封装小芯片集合,但台积电也在致力于开发单个芯片 2000 亿晶体管。 为了实现这一目标,该公司重申正在致力于 2nm 级 N2 和 N2P 生产节点,以及 1.4nm 级 A14 和 1nm 级 A10 制造工艺,预计将于 2030 年完成。 ,

封面图片

英特尔周一表示,旗下工厂将开始为高通公司制造芯片,并制定了扩大公司代工业务的路线图,以便在2025年前赶上台积电和三星电子等竞争

英特尔周一表示,旗下工厂将开始为高通公司制造芯片,并制定了扩大公司代工业务的路线图,以便在2025年前赶上台积电和三星电子等竞争对手。 英特尔表示,亚马逊将成为其芯片代工业务的另一个新客户。几十年来,英特尔在制造最小、最快的计算芯片技术方面一直处于领先地位。但英特尔已将这种领先优势输给了台积电和三星电子,这两家公司的制造服务已经帮助英特尔竞争对手超微半导体(AMD)生产出性能优于英特尔的芯片。 英特尔周一表示,预计到2025年将夺回领先地位,并介绍了将在未来四年推出的五套芯片制造技术。英特尔还表示,将改变其芯片制造技术的命名方式,使用“英特尔7”这样的名字,与台积电和三星推销竞争性技术的方式保持一致。 英特尔的第一批主要客户将是高通和亚马逊。主导手机芯片的高通公司将使用英特尔所谓的20A芯片制造工艺,该工艺将使用新的晶体管技术来帮助降低芯片的功耗。 (路透社)

封面图片

【业内人士:台积电获得多家芯片供应商的3nm订单承诺】台积电的 3nm 工艺仍将采用 FinFET 晶体管的结构,而三星的 3n

【业内人士:台积电获得多家芯片供应商的3nm订单承诺】台积电的 3nm 工艺仍将采用 FinFET 晶体管的结构,而三星的 3nm 节点采用GAA晶体管架构。三星甚至领先于台积电,将 3nm 工艺技术转向量产,但尚未吸引主要芯片供应商的订单。 #抽屉IT

封面图片

【SRAM技术遇到瓶颈】台积电透露,2023 年开发的 N3B 节点与前身 N5 节点使用的 SRAM 晶体管密度相同。英特尔似

【SRAM技术遇到瓶颈】台积电透露,2023 年开发的 N3B 节点与前身 N5 节点使用的 SRAM 晶体管密度相同。英特尔似乎也遇到了类似的问题,当 SRAM 晶体管密度没法继续缩小时,那占据芯片空间的比例就会越来越高,这不仅会增加芯片的制造成本,还可能会阻止某些微芯片架构的研发。 #抽屉IT

封面图片

英特尔展示下一代晶体管微缩技术突破,将用于未来制程节点

英特尔展示下一代晶体管微缩技术突破,将用于未来制程节点 (英文) 在IEDM 2023上,英特尔组件研究团队同样展示了其在技术创新上的持续投入,以在实现性能提升的同时,在硅上集成更多晶体管。研究人员确定了所需的关键研发领域,旨在通过高效堆叠晶体管继续实现微缩。结合背面供电和背面触点,这些技术将意味着晶体管架构技术的重大进步。随着背面供电技术的完善和新型2D通道材料的采用,英特尔正致力于继续推进摩尔定律,在2030年前实现在单个封装内集成一万亿个晶体管。 什么 #flag

🔍 发送关键词来寻找群组、频道或视频。

启动SOSO机器人